用于预测试应该具备哪些基本的EMC测试环境
我们的产品使用的都是高集成度芯片,有数字和模拟的,发现干扰影响较大,请问如何规避,是否需要有一些简单的测试环境。声明哦,我们是个小公司。 到沃特去测试。 我理解:不知是否有误? 贵公司是做PCB版或电子器材预测试的,不是做EMC的,但发现各项测试间有干扰。
实验室最基本的要求是测试之间不能相互干扰,影响测试结果,因此合格的实验室环境是必须的,但不至于有EMC测试实验室要求高(暗室、全屏蔽室)。
可以对实验室电磁环境做个评估,即测试扫描本底,看有无外部干扰源;购买合格测试设备,避免仪器间相互干扰;合理布置实验室,包括地址、仪器距离、电源等。 我的理解:贵公司是生产EMC测试仪器的吧。
芯片抗干扰的方法有几种:
1、布线或外壳讲究一点,效果好,容易解决。
2、加入抗干扰电路。
3、改进程序写法,对取样信号进行筛选。 请问布线讲究一点如何实施? http://www.angui.org/read.php?tid-24663-keyword-%B5%E7%B4%C5%B8%C9%C8%C5%C5%C5%B2%E9%BC%B0%B9%CA%D5%CF%BD%E2%BE%F6%B5%C4%B5%E7%B4%C5%BC%E6%C8%DD%BC%BC%CA%F5.html
《电磁干扰排查及故障解决的电磁兼容技术》 太好了!
我相信文件一定很有用,可惜要求的威望值太高,努力打工也挣不到这个数,能否帮忙发到邮箱里,
先谢谢了! 我想给2楼奖励,以感谢他的帮忙,如何操作?
页:
[1]