|

楼主 |
发表于 2009-1-20 16:32
|
显示全部楼层
磁通量最小化8 ^- d( E$ U7 N
, o1 q/ L! ^# D! K' z0 \( ]( Y
在探讨「EMI是如何在PCB内产生」之前,必须先明白「磁通线是如何在传输线中产生」的基本机制,因为后者是前者的一个基本概念。磁通线是一电流流经一个固定或变动的阻抗所产生的。在一个网络中的阻抗,永远都存在于走线、组件的焊线、通孔(via)……等。如果磁通线有存在于PCB内,根据Maaxwell方程式,射频能量的各种传送路径也一定存在。这些传送途径可能是经过自*由空间辐射出去,或经过缆线的相互连接传导出去。
1 z6 e5 O0 i) s z/ P, ]4 T# A! V |6 L/ U) Z8 ]3 }2 t8 h3 F
为了消除PCB内的射频电流,必须先介绍「磁通量消除(flux cancellation)」或「磁通量最小化(flux minimization)」的概念。因为磁通线在传输线中,以逆时钟方向运行,如果我们使射频回传路径,平行且邻近于来源端的走线,在回传路径(逆时钟方向的场)上的磁通线,与来源端的路径(顺时钟方向的场)做比较,它们的方向是相反的。当我们将顺时钟方向的场和逆时钟方向的场相互组合时,可以产生消除的效果。如果在来源端和回传路径之间,不需要的磁通线能够被消除或减至最少,则辐射或传导的射频电流就不会存在,除非是在走线的极小边界上。消除磁通量的概念很简单,但是在进行消除或最小化设计时,必须注意一些陷阱和容易疏忽的地方。因为一个小失误,可能会引起许多额外的错误,造成EMC工程师更多侦错和除错的负担。最简单的磁通量消除法,是使用「镜射平面(image plane)」。不管PCB布线是设计的多么好,磁场和电场都永远存在。但是,如果我们消除了磁通线,则EMI就不存在。就是那么简单!7 y" ?, n' i! l: [: |
1 O5 {3 c7 k# u$ t0 ?" h7 L
在设计PCB布线时,要如何消除磁通线呢?目前有许多技巧可供参考,但是它们不是全部都和消除磁通线有直接关系,简述其中的一些技巧如下:4 B& P( j7 Y* V$ }2 M
- G$ V) D9 j% [5 t }) b% o
●多层板具有正确的多层设置(stackup assignment)和阻抗控制。
3 N8 [+ u% u/ M4 H' j1 t
% h- G, k8 F9 a0 r. G5 J ●将频率走线(clock trace)绕到回传路径接地平面(多层PCB)、接地网格(ground grid)的附近,单侧和双侧板可以使用接地走线,或安全走线(guard trace)。1 y5 h1 S: Q4 X. [7 u5 i1 ]
2 _4 {6 M6 H+ K9 c" K* J* e
●将组件的塑料封装内部所产生的磁通线,捕捉到0V的参考系统中,以降低组件的辐射量。
( y# e9 { X" j% m9 h: {! }; { M6 ~% b0 y$ R- x
●警慎选择逻辑组件,尽量减少组件和走线所辐射的射频频谱分布量。可以使用讯号缘变化率(edge rate)比较慢的装置。( T( ^ v4 J0 B2 K$ w
( i4 r+ R, H' U* g) i8 i. L% o4 l ●藉由降低射频驱动电压(来自频率产生电路,例如:TTL/CMOS),来降低走在线的射频电流。
$ _( X& u- {- b+ t8 a# B2 f7 L# K0 R* p. h& h
●降低接地噪声电压,此电压存在于供电和接地平面结构中。; Y$ n* P( O5 [$ A9 g
3 R1 n$ D6 ]- b @. X! b( G, E# G
●当必须推动最大电容负载,而所有装置的脚位同时切换时,组件的去耦合(decoupling)电路必须充足。# B; t6 [# Y O. Y
+ Q0 J- D* B! _, I
●必须将频率和讯号走线做妥善的终结,以避免发生阻尼振荡(ringing)、电压过高(overshoot)、电压过低(undershoot)。
0 E2 a0 k" }4 p8 o: ]! |5 ]( }* `; P, v4 S- J& ?. [
●在选定的网络上,使用数据线路滤波器和共模扼流圈(common-mode choke)。2 k8 M# X0 q) @# f2 y7 {& [2 u- K9 W
8 r/ F. j% Z& A( X* S/ n2 I. A) K
●当有提供外部I/O缆线时,必须正确地使用旁路(非去耦合)电容。
, {& |' t; w6 D6 z- W# E
3 h: w& P/ o8 \5 w: a8 T# d ●为会辐射大量的共模式射频能量(由组件内部产生)之组件,提供一个接地的散热器(heatsink)。
% I- J& e0 b: v, @7 @' `
8 B) B3 a! {6 c; ^' W 检视上面所列的项目,可以知道, 磁通线只是「在PCB内会产生EMI」的部份原因而已。其它原因还有:
2 ^7 o2 H; ]% B* Z! R
& X" b, g6 `7 A% @( C) ~7 O / m; g8 v$ J" x9 g" B
" B& |( f% u$ J4 h! y% v4 K
2 ]" }$ V1 l1 Q5 _. `& a- [3 D0 D+ |4 g) z+ Q5 u
●在电路和I/O缆线之间,有共模和差模(differential mode)电流存在。6 [: W+ J1 `' A
" U+ ?+ P$ K3 ?8 s
●接地回路会产生一个磁场结构。3 ]2 ~8 K- i( v& [ J# r
) L+ ?9 d/ Q! m# R. B ●组件会辐射。( D# Q" H( z5 e8 J; r0 ]
- G6 M6 Y! i7 f9 D' B ●阻抗不匹配。! s! ^3 `8 d: m: P/ j
; y9 ~" O' q+ M' x4 q& l 请注意,大多数的EMI辐射是由共模准位产生的。在电路板或电路中,4 T( w# a0 t# F/ q
- a, O+ V3 v1 S7 f- W) y' h 这些共模准位可能会被转变成最小的场。/ Z" C: T4 T# j$ `- u
4 c M" o4 `+ ]结语5 ~% @, g1 R$ K6 W5 D+ [& U- t
. h4 I8 v' @: m. ]2 @ 要消除PCB中的EMI,必须先从消除磁通量开始。但是,这是「说比做容易」,因为射频能量是看不见、闻不着的。不过,藉由寻找射频电流的位置与流动方向,并采用本文所介绍的几项技巧,以及参照Maxwell方程式、Kirchhoff和Ampere定律,就可以逐渐缩小可疑的区域,找出正确的EMI位置,并消除它。 |
|