安规网

 找回密码
 注册安规
安规论坛 | 仪器设备 | 求职招聘 | 国家标准 公告 | 教程 | 家电 | 灯具 | 环保 | ITAV 签到 充值 在线 打卡 设备 好友| 帖子| 空间| 日志| 相册
IP淋雨机 | 证书查询 | 规范下载 | 资质查询 招聘 | 考试 | 线缆 | 玩具 | 标准 | 综 合 红包 邮箱 打卡 工资 禁言 分享| 记录| 道具| 勋章| 任务
IP淋雨设备| 恒温恒湿箱| 拉力机| 医疗检测设备沙特Saber 埃及COI 中东GCC|CoC直接发证机构水平垂直燃烧机|灼热丝|针焰试验机|漏电起痕试验机
灯头量规|试验指|插头插座量规|灯具检测设备耐划痕试验机|可程式恒温恒湿试验箱 | 耦合器设备广东安规-原厂生产-满足标准-审核无忧
查看: 10100|回复: 21

[电磁兼容对策] SDRAM的125M CLK 的两倍频跟三倍频会超标较严重,寻求解决方法!

[复制链接]
发表于 2008-8-6 09:10 | 显示全部楼层 |阅读模式
广东安规检测
有限公司提供:
顶层是SDRAM,底层FLASH,几乎交叠,在交叠处有不少线是通过电源层走的,SDRAM的125M CLK 的两倍频跟三倍频会超标较严重,寻求解决方法!
  `/ b' T# n) Z0 A顶层是SDRAM,底层FLASH,几乎交叠,在交叠处有不少线是通过电源层走的,SDRAM的125M  CLK 的两倍频跟三倍频会超标较严重,寻求解决方法!
; q' [* `9 n0 A- a$ V+ R疑问:都说高速数字PCB设计时影响EMC的重要因素就是电流的回流路径及环路面积,最好做到最小话;现因成本问题只能用到四层板,也只好利用电源层来走线。现出现超标的部分比较多,100M到200M之间普遍较高,有些许频点会超标;125M CLK的时钟两倍频,三倍频会严重超标。% ]# x+ o# V, x* g3 t; e  X
问一:在测CLK及SDRAM 数据脚波形时,都是以SDRAM的附近刮出一个地来测量波形,此时测量的波形信号完整性还算可以,但如果以远处的共地来测量的话,波形形状一致,但电压严重过标了。(供电3.3V,近地时peak--peak大致4.3V,远地时则有5.5V之多);这样的问题反馈的是否就是所谓的共模电流带来的EMC现象。而共模的引起则是电源层走线带来的回流路径严重变坏?5 N- m6 L# @3 l8 H8 @
问二:都说屏蔽和接地是实在没办法之后考虑的方案;我们有液晶背光板的引线,跟提供电源的引线,引线数目很多;用频谱仪测得的大致,也是CLK的125M 两倍频跟三倍频的频点特别高。线上套磁环固然可以降低,但总觉得不是最好的选择,而且空间也很难容许。如果只在电源线上加磁珠,是否会有效果?其他的数据线应该也是照样可以携带电磁波出去的啊,又该如何解决?4 h0 q) e+ D& [
问三:方案上去耦电容都是用0.1uF的电容,可很多材料上说其频率范围较低,是否该取用0.01u的电容,或加用呢?这个对消除问题会有帮助么?
! C  _9 V& M1 j2 Q" k因为测下EMC的费用较高,所以很多疑点也都集中在脑子了。上次有用频谱仪进行大致的摸底,可发现很怪异。在频谱仪上看到明显加个电容效果好点,可实际测时反而超标更严重。甚是疑惑7 |8 I2 P5 Y$ s; V- n
总觉得理论还是不够懂,与实际分析老是冲突。还是高手们指点一二啊,项目较急,拜求高手们啦!!!!!
发表于 2008-8-6 12:25 | 显示全部楼层
个人觉得用4层板本身就是很不合理,因为你们SDRAM数据线和CLOCK线肯定没有很好的镜像面;况且还竟然走在电源层,这是很忌讳的;不改板子估计很难解决,是四层板,建议如下:信号层,电源层,地层+少量信号,信号层
. N0 ?6 A7 d5 |" K: t1)SDRAM的clk线放到第3层;2)SDRAM下面的电源层尽量完整的把SDRAM的数据线割在里面;3)SDRAM电源多加去藕100nF电容;4)引线接口在PCB板上加滤波电路; 5)考虑屏蔽,因为4层板肯定有很强的NOISE出来,所以在框体四周考虑良好的接地,用铝箔,导电泡棉之类的。
发表于 2008-8-6 12:33 | 显示全部楼层
如果板子很难改动的话,建议在最上层加大地面积,在配合金属铝隔离罩进行屏蔽,会有很好的效果.
 楼主| 发表于 2008-8-6 12:45 | 显示全部楼层

谢谢allenearl的热心解答!!!

我很疑惑,:为什么讲走线放到地层呢?地层不是更加重要么?( T& k7 ]1 ]' f( M
很多时候可以没有电源层,但必须要有完整的地层啊
发表于 2008-8-22 12:00 | 显示全部楼层
SDRM走线跳到第一层,SDRM的CLK只能走第四层,第三层放GND PLANE,电源层不要走线。
发表于 2008-8-29 20:34 | 显示全部楼层
问一:不好答,共模干扰太空泛了,引起的原因也有很多种,地环路干扰,信号本身的特性,反射等问题都会引起共模干扰的问题
7 X- F, W( C/ D问二:电源上加磁珠只能虑掉电源线的干扰,不过问题恐怕不在电源
) J' J' y$ Q; m3 \! ?! ^$ n2 v液晶信号线一般接受的是LVDS,那还是用普通的方法,信号线成对绞起来,主板Layout也要注意,不行的话在LVDS上加共模电感  r9 M3 |: H( Z  y8 q' q1 x+ D+ o
问三:电容值越大,谐振频率就越小,滤波电容可以用一大一小配对使用(一般用0.1u+1000p)8 v( f) W" `% R7 i9 l, i* O% W4 N: d

+ W( X' n/ Y/ X: x% s' m另外layout地层上走线是大忌,对于楼主说的信号和CLK实在要走到电源层,建议在线的周围加ground guarde trace,走线最长的部分尽量参考地层
发表于 2008-8-29 20:52 | 显示全部楼层
如果说信号和CLK实在要走到电源层,就更不建议在线的周围加guarde trace,因为ESD测试时放电就会直接到guarde trace上,最容易耦合到线上。* c+ p( ?; C7 K. n( G& [; ^0 G3 |
通常的情况线周围不加guarde trace时,ESD测试时,静电就会分布到多种路径,减少静电荷,而避免直接受损。
6 i$ q  R; s  u1 t; t5 m楼主到底是什么样产品?四层板应该不至于那么难布线,你们的LAYOUT工程师应该好好改改,不至于非得把信号线走到地层上,从来没有听过地层要分割或者走线的。1 ]5 |+ B8 {# O4 b4 y: `; e
clock线走第四层,第三层为地,是最好的了。已经是最好的镜像面了,根本没理由去做其它选择。" [6 W5 V) T0 G6 D1 h
关键看你们的LAYOUT工程师在第二层的VCC上如何做文章了,如何分割GND与VCC了。
/ |7 F( N, D( d. W) Y- Y; W2 T还有,如果clock走第四层,它两层都有地了,因为第三层为地,另外一面一般是机箱,而且还是绝对参考地呢,产生的磁力线正好利用金属的屏蔽能力解决。
发表于 2008-8-29 21:03 | 显示全部楼层
请教个题外话:经常听到电脑主板或显卡采用6层板,8层板什么的,PCB真的有这么多层组成呀,层之间绝缘是如何处理的呀?   
发表于 2008-8-29 21:16 | 显示全部楼层
一般是四层或六层,八层我没做过。
' D9 {% [$ U9 {' a. G0 a你去问问PCB 生产厂的,他们是做工艺的。
发表于 2008-8-30 15:17 | 显示全部楼层
四层板 层与层之间好象是环氧压层玻璃纤维  绝缘的 厚度在2.7mil 左右
, @7 ^( x0 A& W$ d; J; B电源和地层之间是Core层  是种网状纤维的绝缘层  增加PCB板硬度的 好象还和热传有关系 厚度47mil左右! V' a7 D  ?# n0 t# ^8 j1 _% g
电源和地层是1盎司的铜  厚度大概1mil- T- C+ E; y; B! M4 q6 k
表面布线层1.9mil
您需要登录后才可以回帖 登录 | 注册安规

本版积分规则

关闭

安规网为您推荐上一条 /2 下一条

QQ|关于安规|小黑屋|安规QQ群|Archiver|手机版|安规网 ( 粤ICP13023453-10 )

GMT+8, 2024-12-18 22:23 , Processed in 0.084790 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表